Главная страница
russian   english
16+
<< назад

Название статьи

ИНФРАСТРУКТУРА ДЛЯ ИССЛЕДОВАНИЯ НЕКОТОРЫХ АЛГОРИТМОВ АВТОМАТИЗИРОВАННОГО ПРОЕКТИРОВАНИЯ СБИС


Номер журнала
4
Дата выпуска
2010

Тип статьи
научная статья
Коды УДК
541.186
Страницы
170-176
Ключевые слова
САПР, СБИС, физическое проектирование, маршрут проектирования СБИС, инфра- структура

Авторы
Живодеров Артем Владимирович
Камаев Андрей Михайлович
Корняков Кирилл Владимирович
Мееров Иосиф Борисович

Место работы
Живодеров Артем Владимирович
Нижегородский госуниверситет им. Н.И. Лобачевского

Камаев Андрей Михайлович
Нижегородский госуниверситет им. Н.И. Лобачевского

Корняков Кирилл Владимирович
Нижегородский госуниверситет им. Н.И. Лобачевского

Мееров Иосиф Борисович
Нижегородский госуниверситет им. Н.И. Лобачевского


Аннотация
Рассматривается исследовательская инфраструктура, предоставляющая средства разработки, отладки и апробации алгоритмов физического проектирования сверхбольших интегральных схем (СБИС), таких как размещение, трассировка, вставка буферов и т.д. Анализируется состояние области, описываются предлагаемая инфраструктура, ключевые идеи и детали реализации. Возможности разработанной инфраструктуры иллюстрируются примерами применения для проведения исследований в области САПР СБИС.

Загрузить статью

Библиографический список
1 . Гаврилов С.В., Каграманян Э.Р., Ходош Л.С. Тенденции развития моделей библиотечных элементов для статического временного анализа цифровых СБИС // Информационные технологии. 2009. №3. C. 20-24.
2 . Kamaev A., Kornyakov K., Meyerov I. et al. Building a Research Framework for Integrated Circuit Physical Design // 6th IEEE East-West Design & Test International Symposium. Lvov, 2008. P. 251-253.
3 . Kahng A.B., Wang Q. Implementation and Extensibility of an Analytic Placer // IEEE Transactions on Computer-Aided Design. 2005. Vol. 24, No. 5. P. 734-747.
4 . Spindler P., Schlichtmann U., Johannes F.M. Abacus: fast legalization of standard cell circuits with minimal movement // 17th International Symposium on Physical Design (ISPD 2008), Portland, Oregon, USA, April 13-16, 2008. Proceedings. ACM, 2008. P. 47-53.
5 . Wang M., Yang X., Sarrafzadeh M. Dragon2000: Standard-cell Placement Tool for Large Industry Circuits // 2000 International Conference on Computer-Aided Design (ICCAD 2000), San Jose, California, November 5-9, 2000. Proceedings. IEEE Press, 2000. P. 260-263.
6 . Kornyakov K., Kurina N., Meyerov I., Zhivoderov A. An Improved Implementation of the Simulated Annealing Based Standard Cell Placement Algorithm Dragon // 5th IEEE East-West Design & Test International Symposium, Yerevan, Armenia, September 7-10, 2007. Proceedings. Kharkov National University of Radioelectronics, 2007. P. 354-359.
7 . Van Ginneken L.P.P.P. Buffer placement in distributed RC-tree network for minimal Elmore delay // 1990 IEEE International Symposium Circuits and Systems (ISCAS 1990), New Orleans, LA, USA, May 1-3, 1990. Proceedings. IEEE, 1990. P. 865-868.